--(美國商業資訊)--RISC-V基金會:
地點:30060臺灣新竹市東區中華路二段188號國賓大飯店
時間:2019年3月12日(週二)至3月13日(週三)
內容:RISC-V臺灣地區研討會將展示開放、廣闊和國際化的RISC-V生態系統,突出影響RISC-V指令集架構(ISA)未來發展的現行和潛在專案及實施,重點關注中國和亞洲地區RISC-V生態系統的成長。
活動將呈現多場演講,以及海報展示和示範。RISC-V基金會以下會員公司將在研討會上發言:Andes Technology;Codasip;Cryptape Technology;Hex Five Security;MediaTek;Microchip Technology Inc.全資子公司Microsemi;Nuclei System Technology;SiFive;Software Hardware Consulting (SH Consulting);Syntacore和Western Digital。Andes Technology將於3月12日(週二)發表主題演講。活動時間表如下:
2019年3月12日(週二):
-
歡迎和基金會概要介紹
- 時間:08:30 – 08:45
- 人員:Rick O’Connor,RISC-V基金會
-
主題演講:Andes Technology
- 時間:08:45 – 09:10
- 人員:Andes Technology
-
小組討論:人工智慧物聯網(AIoT)的機會和挑戰
- 時間:09:15 – 10:00
- 人員:Frankwell Lin,Andes Technology;Steve Lo,Egis Technology Corp;Ted Speers,Microchip Technology;Chen-Yi Lee,國立交通大學;Zvonimir Bandic,Western Digital
-
RISC-V技術委員會更新
- 時間:10:30 – 10:45
- 人員:RISC-V基金會
-
RISC-V行銷委員會更新
- 時間:10:45 – 11:00
- 人員:Ted Marena,RISC-V基金會行銷委員會和Western Digital
-
RISC-V P擴充任務組狀態更新
- 時間:11:00 – 11:15
- 人員:Chuan-Hua Chang,Andes Technology
-
RISC-V向量擴充鏈式實施的模擬評估
- 時間:11:15 – 11:40
- 人員:Zhen Wei和Wei-Chung Hsu,國立臺灣大學
-
RISC-V分段擴充方案
- 時間:13:00 – 13:15
- 人員:Wuyang Chung,自由工作者
-
MediaTek RISC-V處理器在感測器中樞中的應用
- 時間:13:15 – 13:40
- 人員:Jeremy Liu,MediaTek
-
AndeStar V5處理器IP新成員
- 時間:13:45 – 14:10
- 人員:Charlie Su,Andes Technology
-
我們對推廣RISC-V的熱情
- 時間:14:15 – 14:40
- 人員:Tony Xu,Nuclei System Technology
-
平臺安全性 - RISC-V和Arm TrustZone的詳細比較
- 時間:15:10 – 15:35
- 人員:Don Barnetson,Hex Five Security
-
Cryptospec:64位元RISC-V核心複合體的信任模組系統
- 時間:15:40 – 16:05
- 人員:Shumpei Kawasaki,SH Consulting;Cong-Kha Pham,University of Ellectro-Communication
-
利用Andes RISC-V處理器的高能效人臉偵測
- 時間:16:10 – 16:25
- 人員:Chien-Hao Chen和Po Yu Huang,國立交通大學(NCTU)
-
不同的世界:以RISC-V為基礎,以區塊鏈為重點的通用軟體沙盒系統
- 時間:16:25 – 16:50
- 人員:Xuejie Xiao,Cryptape Technology
-
使用SIMD指令在RISC-V架構上啟用TVM
- 時間:16:55 – 17:20
- 人員:Allen Lu,Peakhills Group Corporation;Jenq-Kuen Lee,國立清華大學
-
海報預覽會
- 時間: 17:25 – 17:40
2019年3月13日(週三):
-
RISC-V SW的最新狀態
- 時間:09:30 – 09:55
- 人員:Kito Cheng和Greentime Hu,Andes Technology
-
RISC-V Perf Tool狀態
- 時間:10:00 – 10:15
- 人員:Alan Kao,Andes Technology
-
RISC-V上的Linux - Fedora和韌體狀態更新
- 時間: 10:15 – 10:40
- 人員:Wei Fu,Red Hat
-
工具鏈:編譯器支援RISC-V中的連結器鬆弛
- 時間:11:10 – 11:35
- 人員:Shiva Chen 和Hsiangkai Wang,Andes Technology
-
工具鏈:LLVM對RISC-V的支援升級
- 時間:11:40 – 12:05
- 人員:Chris Jones和Zdenek Prikryl,Codasip
-
工具鏈:RISC-V在符合性測試架構中的可配置性
- 時間:12:10 – 12:35
- 人員:Radek Hajek和Milan Skala,Codasip
-
用於共享記憶體和AI工作負載加速、具備OmniXtend介面的資料中心處理器
- 時間:14:05 – 14:30
- 人員:Zvonimir Bandic,Western Digital
-
PolarFire SoC FPGA - 用於確定性即時和Rich OS支援的AMP能力解決方案
- 時間:14:50 – 15:05
- 人員:Vishakh Rayapeta,Microsemi
-
啟用嵌入式智慧
- 時間:15:05 – 15:30
- 人員:Jack Kang,SiFive
-
Syntacore出品RISC-V相容核心IP SCRx家族
- 時間:15:35 – 16:00
- 人員:Alexander Redkin和Pavel Khabarov,Syntacore
如欲登記參加活動,請造訪:https://tmt.knect365.com/risc-v-workshop-taiwan/purchase/select-package。如欲瞭解關於贊助機會的更多資訊,請造訪:https://tmt.knect365.com/risc-v-workshop-taiwan/sponsor。
如媒體有意參加,請寄送電子郵件至:risc-v@racepointglobal.com以取得免費通行證。如欲瞭解關於RISC-V基金會及其開放、免費架構和會員資訊,請造訪:https://riscv.org。
關於RISC-V基金會
RISC-V(發音同“risk-five”)是免費開源指令集架構(ISA),透過開放標準合作來開創處理器創新的嶄新紀元。RISC-V基金會創立於2015年,由200多家成員組織組成,建立首個開放、合作的軟硬體創新者社群,在最前線推動創新。RISC-V ISA源自於深厚的學術研究,將免費且可擴充的軟硬體架構自由度提升至新的水準,為未來50年的運算設計與創新奠定基礎。
RISC-V基金會是由其成員管理的非營利組織,致力於為RISC-V ISA的未來發展提供指導意見,並積極推動RISC-V ISA的應用。RISC-V基金會的成員參與制定並可使用RISC-V ISA規格,並且參與相關軟/硬體生態系統的發展。
原文版本可在businesswire.com上查閱:https://www.businesswire.com/news/home/20190212005193/en/
免責聲明:本公告之原文版本乃官方授權版本。譯文僅供方便瞭解之用,煩請參照原文,原文版本乃唯一具法律效力之版本。
聯絡方式:
Racepoint Global(代表RISC-V基金會)
Allison DeLeo
電話:+1 (415) 694-6700
電郵:risc-v@racepointglobal.com